学位专题

目录>
<
DOI:10.7666/d.Y2578826

基于半解析法MOSFET寄生电容的研究

王敏
安徽大学
引用
MOSFET非本征部分产生寄生电容会影响器件的性能,如何降低寄生电容的大小,一直是国内外学者的研究热点。集成电路的集成度一直遵循摩尔定律,器件特征尺寸的不断缩小要求MOSFET的栅氧化层厚度越来越薄,因为薄栅氧化层厚度能改善器件的特性并能有效抑制短沟道效应。但是超薄栅氧化层厚度会产生栅极泄漏电流,并且寄生电容并不随器件尺寸的减小而成比例减小,因此必须用低漏电流且物理厚度大的高k栅材料代替二氧化硅作为栅介质。以往求解寄生电容的模型,用保角变换的方法和数值法只能求解普通栅MOSFET的寄生电容,将结果直接应用到高k栅MOSFET中,必须要添加修正因子才能与仿真结果一致。半解析法是将解析法和数值法结合的一种计算方法,既能像解析法得到准确的表达式,也能像数值法灵活处理复杂的边界条件。本文使用的半解析法是解析法中的分离变量法和数值法中的矩形等效源法的结合。  本文首先用矩形等效源法简化MOSFET的物理模型,得到不含任何近似的栅源电势定解问题。然后采用分离变量法求解电势,用特征函数展开法求解电势表达式中的未知系数。再根据高斯定理得到电荷,继而求出寄生电容和本征电容的表达式。最后是对模型的验证和讨论,研究结果显示,减小源区长度和栅电极厚度可以减小寄生电容,栅氧化层厚底的减小会使寄生电容增加,寄生电容随着栅介电常数的增加而减小,寄生电容几乎不随沟道长度的变化而变化。因此,器件设计者可以根据计算结果选择最合适的器件参数,设计出满足需要的最小寄生电容的MOS器件。本文提出的半解析法求解MOSFET寄生电容的过程,没有使用任何近似,得到的是含有器件参数的电容解析表达式,因此可直接用于器件设计和电路模拟程序中。本模型求解寄生电容时精度高、运算量小,不仅能求解普通栅MOSFET的寄生电容,对高七栅MOSFET同样适用。

半解析法;高k栅MOSFET;寄生电容;保角变换;矩形等效源法

安徽大学

硕士

微电子学与固体电子学

柯导明

2014

中文

TN433;TN721.2

56

2014-10-13(万方平台首次上网日期,不代表论文的发表时间)

相关文献
评论
相关作者
相关机构
打开万方数据APP,体验更流畅