基于动态配置的DSO数据采集与存储系统研究
随着电子技术的高速发展,大规模可编程器件的出现,以及电子设计自动化技术的不断发展,如何提高器件的利用率,用有限的资源去实现更大规模的逻辑设计,成为国际学术界研究的一个热点。在这种条件下,国外学者提出了动态配置这个概念并对其研究。动态配置技术可以应用于多个领域,当然也适用于数字存储示波器(DSO)。
本文就采样率1Gsps数据采集与存储系统阐述了一种设计思路,并详细论述了其设计过程。在研究剖析动态配置系统构成原理的基础上,通过分析DSO工作在不同状态时对电路的不同设计需求合理划分电路设计方案,设计优化,减少电路冗余度,提升系统的性能并通过动态配置技术实现了对DSO数据采集与存储系统的动态加载。
本文在最后给出了动态配置和数据采集与存储系统中电路的调试过程。
本文的主要内容包括:
·研究了基于动态配置的DSO数据采集与存储系统的构成原理。
·搭建了基于动态配置的DSO数据采集与存储系统的硬件平台。
·在FPGA内完成了系统工作时钟电路、DSP接口电路、采集及存储控制电路、触发电路的设计。
·基于DSP实现了对DSO数据采集与存储系统的调试。
·基于DSP实现了对FPGA动态配置。
数字存储示波器;数据采集;数据存储;FPGA;动态配置
电子科技大学
硕士
测试计量技术及仪器
赖小红
2009
中文
TM935.3;TM930.9
60
2009-08-21(万方平台首次上网日期,不代表论文的发表时间)