10.3969/j.issn.1008-6811.2009.04.008
基于SOC自适应等精度测频系统的设计
自适应测频即对被测信号进行连续分频,直接利用分频后的信号作为控制信号,这样就将被测信号的分频和计数合二为一,从而产生可靠的闸门控制信号.该测频法提高了测量精度,实现了量程的自动跟踪.在设计该测频系统时,选用了FPGA芯片,并运用SOC技术(System on a Chip)对其逻辑时序电路设计.SOC技术是ASIC(Application Speci6c Integrated Circuits)设计方法学中集软、硬件于一体,并追求产品系统最大包容的集成芯片.提高了测频系统的稳定性,简化了电路,降低了成本.
频率测量、自适应、等精度、嵌入式处理器、SOC、FPGA
21
TP6;TM9
2009-12-25(万方平台首次上网日期,不代表论文的发表时间)
共2页
16-17