10.3969/j.issn.2095-2783.2008.01.006
高速H.264/AVC整像素运动估计结构设计
H.264的编码性能比以往的标准有了显著提高,代价是成倍地增加了运动估计的计算量.为了满足H.264运动估计巨大计算量的要求,本文提出了一种H.264高速的整像素运动估计结构设计,把SAD计算阵列的处理单元中的一部分计算步骤提取出来作为独立单元,被多路并行计算阵列所共享,改进后的计算阵列使用的逻辑单元数为134.6×103,减少了31%;分解SAD处理单元中的绝对值和加法的逻辑运算步骤来减小流水粒度,可以使SAD计算阵列的工作频率达到166 MHz.
图象处理、VLSI体系结构、流水粒度、运动估计、计算阵列
3
TP302(计算技术、计算机技术)
2008-12-15(万方平台首次上网日期,不代表论文的发表时间)
共6页
26-31