10.11857/j.issn.1674-5124.2016.03.017
基于SOPC的8通道地震数据采集系统设计
针对多通道地震仪在并行数据采集和降低功耗方面所面临的问题,提出基于可编程片上系统(system on a programmable chip,SOPC)的多通道数据并行采集方案。该采集系统包括前端采集电路、以太网通信电路以及FPGA主控制系统,采集电路包括模拟开关、程控放大器、前端调理电路以及A/D、D/A转换器。基于FPGA控制系统开发符合AMBA(advanced microcontroller bus architecture)总线标准的多通道并行采集控制器IP核。通过对采集系统进行测试,证明该采集系统能够稳定可靠运行,可实现并行数据同步采集,有效降低地震仪功耗,整机功耗为2.38 W。
可编程片上系统、低功耗、IP核、数据采集
42
TE3;TE1
国土资源部公益性行业科研专项经费项目201311195
2016-05-10(万方平台首次上网日期,不代表论文的发表时间)
共5页
73-76,89