10.16055/j.issn.1672-058X.2015.0008.004
最优正规基下并行乘法器的设计
利用简单的组合逻辑电路分别在Ⅰ型和Ⅱ型最优正规基上设计出了新的并行乘法器,其中Ⅰ型最优正规基并行乘法器所需异或门数为3n-4,与门数为n,Ⅱ型最优正规基并行乘法器所需异或门数为2n-2,与门数为n;与Sunar和Koc于2001年在Ⅱ型最优正规基上提出的并行正规基乘法器对照,此乘法器大大减少了所需要的门数,从而有效地降低了硬件消耗的资源.
有限域、最优正规基、乘法器、门数
32
O154.2(代数、数论、组合理论)
国家自然科学基金资助项目10990011
2015-07-27(万方平台首次上网日期,不代表论文的发表时间)
共5页
14-18