10.3969/j.issn.1001-2400.2014.04.007
一种新型分布式互连线功耗优化模型
基于集总式互连线功耗模型,给出了一种分布式动态功耗表达式,在此基础上,采用非均匀互连线结构,提出了一种基于延时、带宽、面积、最小线宽和最小线间距约束的互连动态功耗优化模型。并在90 nm和65 nm CMOS工艺节点下,采用matlab软件验证了文中模型的有效性,在工艺约束下,同时不牺牲延时、带宽和面积时,所提模型能够降低30%左右的互连线功耗。该模型适用于大规模集成电路互连优化设计。
集总式互连、分布式互连、功耗优化模型、非均匀互连线
TN402(微电子学、集成电路(IC))
国家自然科学基金资助项目60606006;陕西省科技统筹创新工程计划资助项目2011KTCQ01-19;国家部委预研基金资助项目9140A23060111
2014-08-28(万方平台首次上网日期,不代表论文的发表时间)
共6页
36-40,192