10.3969/j.issn.1001-2400.2013.06.002
LDPC码的一种低复杂度译码算法及关键电路设计
并行加权比特翻转算法(PWBF)可以获得好的译码性能,但其比特选择机制计算较为复杂,不利于硬件实现.通过对PWBF算法比特选择机制的改进,提出一种低复杂度的低密度奇偶校验码(LDPC)译码算法.具体来讲,每次迭代过程中,当完成所有比特的品质因素更新后,挑选品质因素最大的若干比特进行翻转译码.另外,笔者对算法关键模块的硬件实现进行分析,分别给出了计算优化的电路结构设计.与PWBF算法相比,笔者提出的算法和优化技术大大降低了LDPC译码器的复杂度.
低密度奇偶校验码、加权比特翻转算法、并行二叉树、选择网络
40
TN911.22
国家自然科学基金资助项目61072069;教育部科学技术研究重点重大资助项目2010ZX03002-005;高等学校学科创新引智计划资助项目B08038;西安电子科技大学自主科研资助项目72001859
2013-12-31(万方平台首次上网日期,不代表论文的发表时间)
共7页
6-12