10.13911/j.cnki.1004-3365.220138
一种高PSRR的无运放带隙基准电路
设计了一种无运放带隙基准电路,该电路采用电压自调节技术来稳定输出基准电压,并实现该带隙基准电路在较宽频率范围内的高PSRR.该基准采用无运放结构,在降低电路复杂性的同时,避免了运算放大器的失调电压对输出基准的温度系数的影响.基于0.18 μm BCD工艺,在Cadence环境下仿真得到该电路在10 Hz时,PSRR为-94 dB,在1 MHz时,PSRR为-44 dB;在-40~125 ℃温度范围内,温度系数为4×10-6/℃;包含启动电路在内,该电路静态电流约为14μA,片上面积约为0.016 mm2.
带隙基准、电源抑制比、无运放、电压自调节
53
TN433(微电子学、集成电路(IC))
2023-08-07(万方平台首次上网日期,不代表论文的发表时间)
共6页
227-232