10.13911/j.cnki.1004-3365.200564
助听器芯片中的采样率变换数字滤波器设计
分析了助听器芯片中∑-△ADC的降采样滤波器、上采样滤波器的原理及实现技术.优化滤波器结构和滤波器系数,降低了芯片面积.采用可编程配置的滤波器系数,实现通带平坦度与过渡带带宽、采样率之间的动态切换.采用SMIC 130 nm 1P8M CMOS工艺进行了MPW流片验证.结果 表明,该滤波器可支持16 kHz、32 kHz采样率,满足不同采样率助听器DSP的需求.级联后滤波器的通带纹波为0.001 dB,阻带衰减达80 dB,群延时之和最大值为3.877 ms,满足助听器信号转换电路的要求.
上采样滤波器;降采样滤波器;CIC滤波器;逆sinc滤波器;半带滤波器
51
TN713+.7(基本电子电路)
国家自然科学基金U1936106
2021-12-16(万方平台首次上网日期,不代表论文的发表时间)
共6页
672-677