10.13911/j.cnki.1004-3365.190502
一种13.22 fJ 12位200 MS/s电流舵DAC
采用55 nm CMOS工艺,设计了一个12位电流舵DAC.根据Matlab建模结果,确定电流舵DAC采用“6+3+3”的分段结构,这种分段结构使得版图面积和微分非线性(DNL)均较小;共源共栅电流源有效提高了电流源的输出阻抗;开关结构中的MOS电容减小了信号馈通效应的影响;与电流源栅端相连的电容稳定了电流源的偏置电压.基于以上特点,在未采用静态和动态校准技术的情况下,电流舵DAC能得到较好的性能指标.后仿真结果表明,采样率为200 MS/s、输入信号频率为1.07 MHz时,在25℃、TT工艺角下,该DAC的无杂散动态范围(SFDR)为78.62dB,DNL为0.5 LSB,积分非线性(INL)为0.8 LSB.该电流舵DAC的电源电压为1.2V,功耗为18.43 mW,FOM为13.22 fJ.
电流舵DAC、共源共栅电流源、无杂散动态范围、FOM
50
TN79+2(基本电子电路)
国家自然科学基金资助项目61306034
2020-10-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
465-469