10.13911/j.cnki.1004-3365.180405
带有自适应频率校准单元的26~41GHz锁相环
采用45 nm SOI CMOS工艺,设计了一种带有自适应频率校准单元的26~41 GHz锁相环.该锁相环包括输入缓冲器、鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、高速时钟选通器、分频器和频率数字校准单元.采用了基于双LC-VCO的整数分频锁相环,使用了自适应频率选择的数字校准算法,使得锁相环能在不同参考时钟下自适应地调整工作频率范围.仿真结果表明,该锁相环的输出频率能够连续覆盖26~41 GHz.输出频率为26 GHz时,相位噪声为-103dBc/Hz@10 MHz,功耗为34.64 mW.输出频率为41 GHz时,相位噪声为-96 dBc/Hz@10MHz,功耗为35.44 mW.
锁相环、自适应数字校准、双VCO
49
TN911.8;TN432
中央高校基本科研业务费自由探索类项目xjj2018012;中国博士后科学基金面上项目2018M643655
2019-10-10(万方平台首次上网日期,不代表论文的发表时间)
共5页
462-466