10.13911/j.cnki.1004-3365.180038
用于连续∑-Δ调制器的2bit/cycle SAR量化器
提出了一种用于连续∑-Δ调制器的新颖的2 bit/cycle SAR量化器.该量化器可缩短SAR量化周期.将该量化器应用于调制器后,调制器的采样速率可提高1.5倍.SAR量化器的单电容阵列可有效减小最后一级积分器的负载.利用基因遗传算法,分析了该量化器引入的较大的环路延时(ELD)的影响,并优化了其补偿支路系数Kc.对0.75倍采样周期进行延时补偿,获得性能更好的噪声整形函数.相比传统调制器,该调制器的信噪比提高了5 dB.
SAR量化器、额外环路延时、连续∑-△调制器
48
TN79+2;TN432(基本电子电路)
国家自然科学基金资助项目61534002
2019-01-16(万方平台首次上网日期,不代表论文的发表时间)
共5页
738-742