10.13911/j.cnki.1004-3365.170514
多通道阵列信号处理可重构异构SoC设计
设计实现了面向多通道阵列信号处理的可重构异构SoC.SoC集成了多通道阵列信号处理需要的多个硬件加速模块,有效提高了多通道阵列信号处理系统的计算能力.通过软件对各个算法模块的输入输出流向进行重构,达到了多通道阵列信号处理算法可重构的目的,扩展了SoC的适用范围.采用55 nm工艺进行设计,版图尺寸为6.2mm×4.5mm,规模约为1 000万门.流片后的测试结果验证了多通道阵列信号处理算法的有效性,证明了SoC设计的正确性.
SoC、可重构、多通道阵列信号处理
48
TN47(微电子学、集成电路(IC))
国家自然科学基金资助项目61704161
2018-11-22(万方平台首次上网日期,不代表论文的发表时间)
共5页
648-651,656