10.13911/j.cnki.1004-3365.170300
基于0.13μm CMOS工艺的14位50MS/s流水线ADC
设计并实现了一种14位50 MS/s流水线ADC.采用无采保放大器的前端电路和运放共享技术,在达到速度及精度要求的同时降低了功耗.该流水线ADC采用0.13tm标准CMOS工艺实现,芯片尺寸为2.7 mm×2.1 mm.在电源电压为1.2V、采样速率为50 MS/s、模拟输入信号频率为28 MHz的条件下进行测试.结果表明,该ADC的功耗为91.2 mW,SFDR为82.39dBFS,SNR为72.45 dBFS,SNDR为71.13 dB,ENOB为11.52 bit,THD为-81.28 dBc,DNL在±1 LSB以内,INL在±3 LSB以内,品质因子FOM为0.62 pJ/step.
流水线ADC、无采保放大器、运放共享
48
TN432(微电子学、集成电路(IC))
2018-07-02(万方平台首次上网日期,不代表论文的发表时间)
共5页
151-155