期刊专题

一种CMOS超高速主从式采样/保持电路

引用
基于65 nm CMOS工艺,设计了一种新型的CMOS主从式采样/保持电路.采用全差分开环主从式的双通道采样结构,提高了电路的线性度.采用负电压产生技术,解决了纳米级工艺下电源电压低的问题.采用Cadence Spectre软件对电路进行仿真分析.仿真结果显示,在1.9V电源电压、相干采样下,当输入频率为1.247 5 GHz,峰-峰值为0.4V的正弦波信号,采样率为2.5 GS/s,负载为0.8 pF时,电路的无杂散动态范围(SFDR)为78.31 dB,总谐波失真(THD)为-75.69 dB,有效位为11.51位,可用于超高速A/D转换器中.

采样/保持电路、CMOS、主从式、超高速、A/D转换器

47

TN432(微电子学、集成电路(IC))

2017-05-24(万方平台首次上网日期,不代表论文的发表时间)

共4页

195-198

相关文献
评论
暂无封面信息
查看本期封面目录

微电子学

1004-3365

50-1090/TN

47

2017,47(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅