一种高速高精度动态比较器
提出了一种应用于逐次逼近模数转换器的高速高精度比较器.该比较器由2级预放大器、1级锁存比较器以及缓冲电路构成.在前置预放大器中采用共源共栅结构、复位和箝位技术,提高了比较器的精度和速度,降低了功耗.在锁存比较器中引入额外的正反馈路径,提高了响应速度,降低了功耗.将锁存比较器输入对管与锁存结构隔离,降低了踢回噪声的影响,提高了比较器的精度.比较器基于SMIC 0.18 μm CMOS工艺进行设计与仿真.仿真结果表明,在1.8V电源电压、800 MHz时钟下,比较器的精度为50μV,传输延迟为458 ps,功耗为432 μW,芯片面积仅为0.009mm2.
逐次逼近模数转换器、预放大锁存比较器、共源共栅结构、正反馈
47
TN432(微电子学、集成电路(IC))
国家自然科学基金资助项目61161003,61264001,61166004;广西自然科学基金资助项目2013GXNSFAA019333;广西桂林电子科技大学研究生科研创新项目YJCXS201519
2017-05-24(万方平台首次上网日期,不代表论文的发表时间)
共5页
176-180