基于RNS的低复杂度DDS的设计与实现
传统直接数字频率合成器(DDS)较好的输出波形性能需要较大的硬件规模来实现.针对此问题,提出了一种基于余数系统(RNS)的DDS设计方法及硬件实现结构.该方法将截短后的相位进行余数化,实现样点存储空间压缩,并提高运行速度.基于ASIC的实现结果表明,该DDS在相同输出波形性能,特别是高性能输出波形情况下,能大幅度压缩存储空间;在归一化频率分辨率为1/232、查找表量化位宽为16位、输出波形无杂散动态范围(SFDR)为108 dB时,2通道余数化DDS的面积仅为相同条件下传统DDS的6%,其时延也优于传统DDS.
直接数字频率合成、余数系统、压缩、无杂散动态范围
46
TN741(基本电子电路)
国家自然科学基金资助项目61571083;中央高校基本科研业务资助项目ZYGX2014J009
2016-11-10(万方平台首次上网日期,不代表论文的发表时间)
585-589