时间交织ADC时间失配后台数字校准算法
提出了一种数字后台校准算法,用于校准时间交织模数转换器(Time-Interleaved Analog-to-Digital Converter,TIADC)的时间失配误差.该算法是基于对输入信号统计的思想,在后台通过分析输入信号的统计特性获得误差信息,再反馈到多相时钟产生器,形成反馈环路,达到校准的目的.该算法硬件消耗小,对输入信号的频率没有限制,可以扩展到任意通道数.对于一个8通道12位TIADC,当输入信号频率fin/fs=0.487时,MATLAB仿真结果表明,采用该算法校准后,SNR从校准前的33.8 dB提高到74.0 dB,证明了该校准算法的有效性.
数字后台校准、时间交织模数转换器、时间失配
46
TN79+2(基本电子电路)
中央高校基本科研业务费专项资金资助项目2014HGCH0010
2016-09-21(万方平台首次上网日期,不代表论文的发表时间)
542-546