一种改进的NLMS自适应滤波器的FPGA实现
针对当前广泛应用的自适应滤波器,提出了一种改进的变步长NLMS自适应算法,在不增加计算复杂度的条件下获得了更好的收敛速度.在硬件实现过程中,利用FPGA并行处理的特点,采用自上而下的设计方法和流水线设计技术,获得了较好的滤波效果和较快的处理速度,完全满足自适应信号处理领域中实时性的要求.
自适应、最小均方、可编程逻辑门阵列、滤波器
46
TN713(基本电子电路)
2016-09-21(万方平台首次上网日期,不代表论文的发表时间)
533-536
自适应、最小均方、可编程逻辑门阵列、滤波器
46
TN713(基本电子电路)
2016-09-21(万方平台首次上网日期,不代表论文的发表时间)
533-536
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn