一种高增益全差分运算放大器的分析与设计
采用增益提高技术,设计了一种高增益全差分运算放大器,其主运放和两个辅助运放均为全差分折叠式共源共栅结构,并带有连续时间共模反馈电路.详细地分析了由增益增强结构为此运放带来的零极点对.该运算放大器采用TSMC 0.18 μm CMOS工艺设计,开环直流增益可达138 dB,单位增益带宽为252 MHz.
折叠式共源共栅、增益提高、共模反馈、零极点对
45
TN402(微电子学、集成电路(IC))
2015-12-23(万方平台首次上网日期,不代表论文的发表时间)
714-717