一种改进的2位全并行A/D转换器
基于0.18 μm CMOS工艺,设计了一种改进的2位全并行A/D转换器.ADC的输入信号采用差分输入形式,差模输入信号经过源跟随器后直接进入比较器,去除了参考电压所需的电阻网络和模拟采样保持电路模块.在编码电路之后加入一个数字采样保持器,实现了时钟对量化信号的采集和数据同步对齐.仿真结果表明,在1.8V工作电压、25 μA和15 μA偏置电流下,可以对频率为4 MHz,摆幅为100 mV的两路差模信号进行量化,整体功耗小于0.5 mW.
全并行模数转换器、数字采样保持、CMOS工艺
45
TN432(微电子学、集成电路(IC))
陕西省科技统筹创新工程计划项目2012KTCQ01-06;陕西省教育厅产业化培育项目2013JC10;国家科技重大专项资助项目2013ZX03001010-003;西安邮电大学青年教师科研基金资助项目101-0490
2015-12-23(万方平台首次上网日期,不代表论文的发表时间)
702-705