一种超高频RFID读写器的采样判决器设计
提出了一种全新的超高频RFID读写器采样判决器设计方案.为了适应RFID系统的实时性特点,该方案采用相关函数算法,自动跟踪信号频率,能够适应频率偏差±22%的信号环境,进而实现相关判决.采取Matlab,Synplify,Quartus Ⅱ联仿方法,进行时序仿真.基于SMIC 0.18μm CMOS工艺,完成门级网表的设计和后仿真,综合后电路总面积约为0.6 mm2,功耗约为300μW.仿真结果表明,可以对31~720 kHz数据进行正确的判决处理.该方案采用相关函数算法,替代一般的数字锁相环结构,节省功耗约80%,提高响应速度约50%.在信噪比为7 dB时,该方案比过零检测结构的判决误码率降低约90%.
RFID读写器、采样判决器、相关算法
45
TN432(微电子学、集成电路(IC))
中国科学院院地合作重大专项Y2YH01A001
2015-05-19(万方平台首次上网日期,不代表论文的发表时间)
204-208,212