基于混合CORDIC算法的高速DDS设计
在详细分析DDS的基础上,针对传统DDS在输出频带范围和输出杂散上的缺陷,提出了一种高速、低功耗的DDS数字电路设计方案.利用相位补偿和相位分路技术,在保持工作频率不变的情况下有效地提高了DDS输出频率,同时采用混合型CORDIC算法实现相幅转换,以优化其在运算速度和相位精度方面的性能.在1.2V,25℃,TT条件下进行仿真,结果表明,当时钟频率为500 MHz时,DDS输出信号SFDR达到88.068 dB.
直接数字频率合成、坐标旋转数字计算算法、相幅转换、无杂散动态范围
44
TN432(微电子学、集成电路(IC))
江苏省自然科学基金资助项目BK2011366
2015-01-19(万方平台首次上网日期,不代表论文的发表时间)
780-784