一种输出端电压达到负电源电压的DAC缓冲运放
基于2μm SOI CMOS工艺,设计了一种输出电压达负电源的运放,用作12位四通道D/A转换器的单位增益缓冲.分别在VDD=+5 V,Vss=0 V,VREFH=2.5 V,VREFL=0 V以及VDD=+15 V,Vss=-15 V,VREFH=10 V,VREFL=-10 V这两种条件下测试D/A转换器性能,该转换器的INL分别为-0.31 LSB和0.27 LSB.测试结果表明,该运放的性能满足D/A转换器的要求.
运放缓冲、输出电压、D/A转换器
44
TN432(微电子学、集成电路(IC))
2014-11-17(万方平台首次上网日期,不代表论文的发表时间)
582-586