一种用于混合电压芯片的新型ESD防护触发电路
为了降低芯片成本,通过使用低压器件串联的方式构造静电防护触发电路,使芯片在没有使用高压I/O器件的情况下实现了高压电源域的ESD防护.由于该触发电路未使用电容器件,因此有效地降低了ESD触发电路所占用的芯片面积,并且该电路为静态电压触发,其开启时间可远长于一般电容电阻耦合的触发电路.通过在HSPICE中使用类ESD(ESD-like)的方波脉冲,可以看出该电路在发生ESD时能有效地触发ESD器件,而在芯片正常工作时不易因外界干扰而产生误触发.
静电放电、触发电路、混合电压
44
TN406(微电子学、集成电路(IC))
2014-08-12(万方平台首次上网日期,不代表论文的发表时间)
344-346,350