10.3969/j.issn.1004-3365.2012.02.011
同步降压DC-DC转换器驱动级设计
提出一种输入电压为4.5~23 V、输出电流可达3A的同步降压转换器的驱动级,内部集成了电平移位、死区时间控制及同步管反向电流限制等功能.设计了一种为内部逻辑供电的低压电源,使驱动级大部分可以由低压器件构成,与外部电源供电的驱动级相比,大大减小了芯片面积.分析了该电路的结构与工作原理;采用0.6 μm BCD工艺,通过HSPICE进行仿真,证明该驱动级方案切实可行.
同步降压、DC-DC转换器、电平位移、死区时间、LDO
42
TN433(微电子学、集成电路(IC))
2012-08-16(万方平台首次上网日期,不代表论文的发表时间)
共5页
187-190,194