基于脉动阵列的复数定点QR分解VLSI设计
提出一种应用Givens变换实现QR分解的脉动阵列中的边界单元和内部单元电路结构.在硬件成本增加不多的条件下,应用牛顿-拉夫逊迭代方法和查询表技术,实现了平方根倒数的快速计算.综合的电路工作时钟达100 MHz,两种单元的数据处理周期均为120 ns,阵列数据处理速度高于相关文献报道40%以上.
QR分解、脉动阵列、牛顿-拉夫逊送代、VLSI
41
TN47(微电子学、集成电路(IC))
2012-03-05(万方平台首次上网日期,不代表论文的发表时间)
共5页
685-689