高性能全差分运算放大器设计
为了得到更高的增益和更好的稳定性,采用两级放大结构和两种共模反馈环路,设计了一种基于0.18 μm CMOS工艺的高性能两级全差分运算放大器.仿真结果表明,设计的运放在1.8V电源电压和5 pF负载下,直流增益为97.12 dB,单位增益带宽为756 MHz,共模抑制比为323.24dB,相位裕度为46..该运放可以运用于低压电路、高精度A/D转换器等.
折叠共源共栅、全差分、运算放大器、共模反馈
41
TN432(微电子学、集成电路(IC))
2012-03-05(万方平台首次上网日期,不代表论文的发表时间)
共4页
636-639