一种用于流水线ADC的可调节多相时钟产生电路
设计了一种应用于10位80 MS/s流水线A/D转换器的可调节多相时钟产生电路.该电路采用一种电流镜结构,通过调节可变电阻的阻值来实现对单位延迟时间的精确控制.芯片采用IBM 0.13μm CMOS工艺实现,电源电压为2.5 V.在各种条件下仿真所得的最大延迟时间偏差为4%,时钟电路功耗为0.68 mW.仿真结果表明,该时钟产生电路适用于高速流水线A/D转换器.
A/D转换器、时钟电路、延时单元、CMOS
40
TN453(微电子学、集成电路(IC))
国家科技重大专项资助2009ZX01034-002-002-001;上海市科委国际合作项目资助08706200802,08700741300,09700713800
2011-01-27(万方平台首次上网日期,不代表论文的发表时间)
共5页
640-643,648