面向扩频通信的可重构阵列电路研究
传统的可重构电路主要由细粒度数据处理单元组成,但是其实现的运算功能单一,且布线复杂,限制了可重构SoC电路的通用性和灵活性.针对以上问题,根据通信领域基带信号处理的运算特点,设计了一种新型可重构阵列电路,可作为运算模块嵌入可重构SoC,此阵列由粗粒度数据处理单元构成的细胞互联组成.针对基带信号数据位宽多样的特点,细胞可重构实现多种算子.通过在阵列中每个细胞内部都嵌入独立配置存储器,采用并行数据配置电路的方式,以降低阵列的重构时间开销,实现整个阵列的快速重构.以伪码捕获为例,对设计的电路进行仿真.结果显示,设计的结构布线方法简单、通用性及灵活性强.
数字扩频通信、信号处理、可重构阵列电路
40
TN431.2(微电子学、集成电路(IC))
国家自然科学基金资助项目60871009,60501022;航空科学基金资助项目2009ZD52045
2010-10-27(万方平台首次上网日期,不代表论文的发表时间)
共5页
570-574