一种基于键合线电感的LC-VCO设计方法
提出一种利用键合线电感设计VCO的方法,利用HFSS(High Frequency Structure Simulator)软件,建立电感仿真模型,在5 GHz以下与库模型相吻合.仿真结果表明,差分键合线电感受工艺偏差的影响小于15%,并提出一种减小互感的方式,使电感值在1~5 GHz范围内增加15%~175%.利用HFSS提取的等效电路,设计了一款输出频率为2~3.6 GHz的宽带压控振荡器(VCO),当工作在3.6 GHz时,1 MHz频偏处的相位噪声为-111 dBc/Hz,电流为1.5 mA.电路版图面积仅为0.1 mm2,较之采用片上电感的VCO(0.19 mm2),面积减小45%.
键合线电感、压控振荡器、工艺偏差、HFSS
40
TN752(基本电子电路)
国家高技术研究发展计划基金资助项目2009AA12Z314
2010-10-27(万方平台首次上网日期,不代表论文的发表时间)
共5页
535-538,542