一种应用于DSP嵌入式存储器的灵敏放大器设计
提出了一种新型灵敏放大器,电路由单位增益电流传输器、电荷转移放大器及锁存器三部分组成.基于0.18 μm标准CMOS单元库的仿真结果表明,与现有几种灵敏放大器相比,新型灵敏放大器具有更低的延时和功耗,在1.8 V工作电压、500 MHz工作频率、80 μA输入差动电流以及DSP嵌入式SRAM 6T存储单元测试结构下,每个读周期的延迟为728 ps,功耗为10.5 fJ.与电压灵敏放大器相比,延迟减少约41%,功耗降低约50%;与常规电荷转移灵敏放大器相比,延迟减少约22%,功耗降低约37%;与WTA电流灵敏放大器相比,延迟减少11%,功耗降低31.8%.
灵敏放大器、flash存储器、SRAM
40
TN722.7(基本电子电路)
江苏省自然科学基金资助项目BK2007026;江苏省"333"人才工程资助项目20070124
2010-06-12(万方平台首次上网日期,不代表论文的发表时间)
共5页
212-216