一种Σ-Δ A/D转换器抽取滤波器的设计
设计了一种Σ-Δ A/D转换器中的数字抽取滤波器.该滤波器应用于音频范围,采用多级多采样率的结构,由梳状滤波器、补偿滤波器以及两个半带滤波器组成.滤波器系数用标准符号编码实现,减少了乘法单元的使用.采用Simulink模拟过采样128倍的4位调制器输出;用Verilog编写用于测试的滤波器代码.在Matlab中分析滤波器输出码流,得到的信噪比为101 dB,能够满足高端音频A/D转换器的要求.
A/D转换器、数字抽取滤波器、标准符号编码、级联梳状滤波器
40
TN713(基本电子电路)
2010-06-12(万方平台首次上网日期,不代表论文的发表时间)
共4页
173-176