分段式电流舵 D/A转换器抗di/dt噪声设计
设计了一个8位50 MHz D/A转换器(DAC),采用5+3分段式电流舵差分输出结构,其中高5位采用温度计码方式译码,低3位采用二进制译码方式;从各电路模块设计结构上提高DAC 抗di/dt噪声的能力;设计了一个低交叉点开关驱动电路,有效地降低了输出毛刺,减小了数字电路di/dt噪声的影响.采用VIS 0.35 μm CMOS工艺进行仿真,结果表明,微分非线性(DNL)和积分非线性(INL)均小于0.15 LSB.
D/A转换器、电流舵、微分非线性、积分非线性、di/dt噪声
40
TN432(微电子学、集成电路(IC))
2010-04-26(万方平台首次上网日期,不代表论文的发表时间)
共5页
1-5