单片UHF RFID阅读器中低噪声频率综合器的设计
结合EPC global C1 G2协议和ETSI规范要求,讨论了频率综合器噪声性能需求,并设计实现了用于单片CMOS UHF RFID阅读器中的低噪声三阶电荷泵锁相环频率综合器.在关键模块LC VCO的设计中,采用对称LC滤波器和LDO 调节器提高VCO相位噪声性能.电路采用IBM 0.18 μm CMOS RF工艺实现,测得频率综合器在中心频率频偏200 kHz和1 MHz处相位噪声分别为-109.13 dBc/Hz和-127.02 dBc/Hz.
CMOS、超高频射频识别、频率综合器、相位噪声
39
TN431.1(微电子学、集成电路(IC))
上海AM基金资助项目07SA04;上海重点学科建设项目B411
2010-03-16(万方平台首次上网日期,不代表论文的发表时间)
共5页
733-737