基于单电子晶体管的动态全加器电路设计
基于单电子晶体管的I-V特性,运用CMOS动态电路的设计思想,提出了一种基于单电子晶体管的全加器动态电路,利用SPICE对设计的电路进行了仿真验证,分析了电荷分享问题.相对于静态互补逻辑电路的设计方法,基于单电子晶体管的动态逻辑电路不仅克服了单电子晶体管固有的电压增益低的缺点,而且器件数目也大幅减少.多栅SET的使用可以减少电荷分享问题对动态电路的影响.
单电子晶体管、动态逻辑电路、全加器
39
TN702(基本电子电路)
陕西省自然科学基础研究计划基金资助项目2005F20
2009-07-03(万方平台首次上网日期,不代表论文的发表时间)
共5页
405-409