用于降压型DC-DC转换器的死区时间控制电路
介绍了降压型DC-DC转换器的死区时间产生原理,给出一种死区时间控制电路.它通过采样电感中的电流,动态地调节死区延时,减小体二极管的导通时间,并且可抑制振铃现象的产生.在Cadence环境下对电路进行整体仿真.结果表明,在1 MHz频率下,死区时间能够随负载电流的变化而改变;体二极管的导通时间减小到1.5~2.5 ns,提高了系统的效率.
降压型DE/DC转换器、PWM、死区时间、抗振铃、不交叠时钟、电流采样
39
TN431.1(微电子学、集成电路(IC))
2009-04-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
77-80