期刊专题

用于降压型DC-DC转换器的死区时间控制电路

引用
介绍了降压型DC-DC转换器的死区时间产生原理,给出一种死区时间控制电路.它通过采样电感中的电流,动态地调节死区延时,减小体二极管的导通时间,并且可抑制振铃现象的产生.在Cadence环境下对电路进行整体仿真.结果表明,在1 MHz频率下,死区时间能够随负载电流的变化而改变;体二极管的导通时间减小到1.5~2.5 ns,提高了系统的效率.

降压型DE/DC转换器、PWM、死区时间、抗振铃、不交叠时钟、电流采样

39

TN431.1(微电子学、集成电路(IC))

2009-04-15(万方平台首次上网日期,不代表论文的发表时间)

共4页

77-80

相关文献
评论
暂无封面信息
查看本期封面目录

微电子学

1004-3365

50-1090/TN

39

2009,39(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅