一种3 V 13位40 MHz低功耗采样/保持电路
设计了一种3 V 13位40 MHz低功耗采样保持电路.该电路采用带增益提高的全差分折叠式共源共栅运算放大器,满足高速高精度的要求;同时,采用带哑元补偿管的栅压自举开关,减小了采样开关带来的非线性失真.使用XFAB 0.35 μm CMOS工艺库,对整体电路和分块电路进行了仿真和分析.
A/D转换器、采样/保持电路、栅压自举开关、增益提高运算放大器
38
TN45(微电子学、集成电路(IC))
2009-01-12(万方平台首次上网日期,不代表论文的发表时间)
共5页
679-683