指纹识别专用集成电路中乘法器模块的设计
介绍了一种用于指纹识别专用集成电路(ASIC)的乘法器模块的设计.该乘法器模块能够处理32位的有符号数、无符号数的乘法和乘加运算.电路采用基-4的Booth编码以及改进型压缩器阵列结构.采用提出的迭代和阵列结合的结构算法,可节省芯片面积30%,提高工作频率24%.模块电路在TSMC 0.25 μm工艺上实现.该乘法器模块易于移植到其他数字处理系统.
指纹识别、乘法器、专用集成电路
38
TN919
纳光电教育部工程中心;上海市重点学科建设项目B411;青岛市科技计划资助项目06-2-2-9-jch
2009-01-12(万方平台首次上网日期,不代表论文的发表时间)
共5页
625-629