适于流水线结构的改进FIPS算法及其实现
分析了基于FIPS的乘加器结构的VLSI实现随着操作数宽度的变化,速度和面积的变化趋势; 提出了一种改进FIPS算法,解决了采用流水线结构的数据通路导致的数据迟滞问题.在SMIC 0.18 μm CMOS工艺下,基于该改进算法,设计了一个128位操作数位宽的模乘器,与基于原算法的设计相比,硬件面积增加约5%,效率提高了约42%.利用该模乘器进行1 024位RSA运算时,速度可达1.1 Mbps.
Montgomery算法、FIPS、乘加器、流水线、模乘器
38
TP309.7;TN47(计算技术、计算机技术)
国家自然科学基金资助项目60576027,60544008;国家863计划资助项目2006AA01Z415
2009-01-12(万方平台首次上网日期,不代表论文的发表时间)
共5页
609-613