一种消除电路"记忆效应"的数字域校正算法
基于"运放共享"电路工作原理,研究了流水线A/D转换器的MDAC模块因采用"运放共享"结构引入的"记忆效应";搭建实际电路,测试出"记忆效应"因子;采用Matlab,仿真了此效应对12位100 MHz流水线A/D转换器各项指标的影响.提出了一种基于FIR数字滤波器的校正算法,在数字域校正模拟电路中由于电容的非理想因素导致的误差.输入为1 MHz正弦波信号时,仿真结果表明,经过数字后台校正后,SFDR为91 dB,SNR为71 dB,流水线A/D转换器系统的指标有了大幅度的提升.
A/D转换器、记忆效应、数字校正、运放共享
38
TN79+2(基本电子电路)
2008-06-24(万方平台首次上网日期,不代表论文的发表时间)
共5页
201-205