期刊专题

10.3969/j.issn.1004-3365.2007.04.030

一种通用嵌入式SRAM IP编译器的设计

引用
静态随机存储器(SRAM)编译器是一种能够根据用户不同需求,产生相应的SRAM IP核的硅编译器.提出了一种高性能、通用SRAM编译器的设计方法.这种编译器的思想是设计一种物理模块描述语言,根据描述,完成模块的拼接.这种方法使编译器软件本身与物理模块无关,因此可适用于不同的制造工艺.实验结果表明,这种编译器在支持大容量可编译范围的情况下,可以生成相对高性能的SRAM IP.

SRAM、IP模型、编译器、通用性

37

TP333.5(计算技术、计算机技术)

国家高技术研究发展计划863计划2002AA1Z1150;北京市科技计划D0305004040221

2007-10-22(万方平台首次上网日期,不代表论文的发表时间)

共5页

595-598,602

相关文献
评论
暂无封面信息
查看本期封面目录

微电子学

1004-3365

50-1090/TN

37

2007,37(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅