10.3969/j.issn.1004-3365.2007.04.030
一种通用嵌入式SRAM IP编译器的设计
静态随机存储器(SRAM)编译器是一种能够根据用户不同需求,产生相应的SRAM IP核的硅编译器.提出了一种高性能、通用SRAM编译器的设计方法.这种编译器的思想是设计一种物理模块描述语言,根据描述,完成模块的拼接.这种方法使编译器软件本身与物理模块无关,因此可适用于不同的制造工艺.实验结果表明,这种编译器在支持大容量可编译范围的情况下,可以生成相对高性能的SRAM IP.
SRAM、IP模型、编译器、通用性
37
TP333.5(计算技术、计算机技术)
国家高技术研究发展计划863计划2002AA1Z1150;北京市科技计划D0305004040221
2007-10-22(万方平台首次上网日期,不代表论文的发表时间)
共5页
595-598,602