10.3969/j.issn.1004-3365.2007.03.032
一种用于音频DAC的可重构∑-△调制器的设计
设计了一种适于嵌入式FPGA应用的可重构∑-△调制器,并采用高效的流水线结构实现,它能够被设置为3阶或5阶,可支持不同字长(16-/18-/20-/24-位)PCM数据的满幅输入.通过Matlab仿真,针对16位、44.1 kHz、过采样率为128的输入信号,工作在三阶情况下的调制器可以获得超过100 dB的信噪比(SNR);而在输入为24位、192 kHz、过采样率为32时,工作在5阶情况下的调制器的信噪比(SNR)超过了150 dB,很好地抑制了通带内的噪声.
∑-△调制器、D/A转换器、过采样、可重构
37
TN79+2(基本电子电路)
上海-应用材料发展研究基金AM-0513;AM-0508
2007-07-30(万方平台首次上网日期,不代表论文的发表时间)
共5页
432-435,439