10.3969/j.issn.1004-3365.2007.01.022
用于10位100 MS/s流水线A/D转换器的采样保持电路
设计了一个用于10位100 MHz采样频率的流水线A/D转换器的采样保持电路.选取了电容翻转结构;设计了全差分套筒式增益自举放大器,可以在不到5 ns内稳定在最终值的0.01%内;改进了栅压自举开关,减少了与输入信号相关的非线性失真,提高了线性度.采用TSMC 0.25 μm CMOS工艺,2.5 V电源电压,对电路进行了仿真和性能验证,并给出仿真结果.所设计的采样保持电路满足100 MHz采样频率10位A/D转换器的性能要求.
采样保持电路、增益自举放大器、栅压自举开关、流水线ADC
37
TN432(微电子学、集成电路(IC))
2007-04-02(万方平台首次上网日期,不代表论文的发表时间)
共5页
89-92,100