10.3969/j.issn.1004-3365.2007.01.021
一种25 MS/s高精度采样保持器的设计
介绍了一种高精度采样保持器.密勒电容反馈的引入,使等效保持电容大大增加,从而有效地抑制了模拟开关的电荷注入效应带来的采样误差;设计大共模输入范围的高增益带宽积的放大器,以提高信号差模输入范围和精度;采用由分频器组成的准采样电路,避免了保持输出信号的抖动对后级电路(如ADC的比较器)的影响.设计采用TSMC 0.25 μm 3.3 V CMOS工艺,仿真结果表明,该采样比较器在全范围输入1.1 MHz,采样率25 MS/s时,单音主杂比高于56 dB;全范围输入110 kHz,采样率10 MS/s时则高达近80 dB.
采样保持器、密勒电容反馈、共模输入范围、准采样、单音主杂比
37
TN492(微电子学、集成电路(IC))
2007-04-02(万方平台首次上网日期,不代表论文的发表时间)
共5页
85-88,96