10.3969/j.issn.1004-3365.2006.06.035
基于DA和专用累加器的高性能DCT结构
提出了一种基于分布式算法(DA)和专用累加器的高性能DCT结构.该专用累加器由32压缩器、42压缩器、条件和选择器(CSS)和超前进位加法器构成,可以在单周期内实现来自LUT的四个部分积的累加.文章提出的结构以50%的额外硬件资源,实现基于循环累加的传统DA结构8倍的数据处理速度.分析了不同运算精度的条件下,DCT结构在面积和速度上的优化.该DCT结构设计采用TSMC 0.18 μm工艺库,其工作频率可达120 MHz,达到每秒480 兆像素的处理能力.
离散余弦变换、分布式算法、条件和选择器
36
TN303(半导体技术)
国家高技术研究发展计划863计划2003AA1Z1350
2007-01-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
830-833