期刊专题

10.3969/j.issn.1004-3365.2006.06.035

基于DA和专用累加器的高性能DCT结构

引用
提出了一种基于分布式算法(DA)和专用累加器的高性能DCT结构.该专用累加器由32压缩器、42压缩器、条件和选择器(CSS)和超前进位加法器构成,可以在单周期内实现来自LUT的四个部分积的累加.文章提出的结构以50%的额外硬件资源,实现基于循环累加的传统DA结构8倍的数据处理速度.分析了不同运算精度的条件下,DCT结构在面积和速度上的优化.该DCT结构设计采用TSMC 0.18 μm工艺库,其工作频率可达120 MHz,达到每秒480 兆像素的处理能力.

离散余弦变换、分布式算法、条件和选择器

36

TN303(半导体技术)

国家高技术研究发展计划863计划2003AA1Z1350

2007-01-15(万方平台首次上网日期,不代表论文的发表时间)

共4页

830-833

相关文献
评论
暂无封面信息
查看本期封面目录

微电子学

1004-3365

50-1090/TN

36

2006,36(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅