10.3969/j.issn.1004-3365.2006.06.028
两倍增益10位100 MSPS CMOS采样/保持电路
提出了一种两倍增益高线性、高速、高精度采样/保持电路.该采样/保持电路通过对输入信号实现两倍放大,改善了高频非线性失真;一种新型的消除衬底偏置效应的采样开关,有效地提高了采样的线性度;高增益和宽带宽的折叠共源共栅运算放大器保证了采样/保持电路的精度和速度.整个电路以0.35 μm AMS Si CMOS模型库验证.模拟结果显示,在输入信号为49.21875 MHz正弦波,采样频率为100 MHz时,增益误差为70.9 μV,SFDR可达到84.5 dB.
采样/保持电路、非线性、衬底偏置效应
36
TN432(微电子学、集成电路(IC))
2007-01-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
802-805