10.3969/j.issn.1004-3365.2006.05.035
基于分段查找表的高速FIR滤波器的设计实现
提出了一种基于分段查找表的高速FIR滤波器的实现结构,该结构可应用于任意阶数的高速FIR滤波器设计中.采用分段查找表代替传统的乘法器、在加法输出级中插入流水线,以提高滤波器的工作速度;同时,通过数据预处理和查找表复用技术,降低了硬件开销.该设计方法已应用于射频识别超高频阅读器接收端的低通滤波器设计中,性能经Altera Stratix Ⅱ FPGA测试后,可得到最高工作频率为170.44 MHz,比传统结构的提高了96.44 MHz,且硬件资源消耗较少,约为传统结构的三分之一.
FIR滤波器、分段查找表、数据预处理、查找表复用、流水线
36
TN911.72;TN713+.4
国家高技术研究发展计划863计划2005AA1Z1300
2006-11-13(万方平台首次上网日期,不代表论文的发表时间)
共5页
674-678