10.3969/j.issn.1004-3365.2006.03.018
一种8位250 MHz采样保持电路的设计
介绍了一种采用0.35 μm BiCMOS工艺的双路双差分采样保持电路.该电路分辨率为8位,采样率达到250 MSPS.该电路新颖的特点为利用交替工作方式,降低了电路对速度的要求.经过电路模拟仿真,在250 MSPS,输入信号为 Vp-p=1 V,电源电压3.3 V时,信噪比(SNR)为55.8 dB,积分线性误差(INL)和微分线性误差(DNL)均小于8位A/D转换器的±0.2 LSB,电源电流为28 mA.样品测试结果:SNR为47.6 dB,INL、DNL小于8位A/D转换器的±0.8 LSB.
采样保持电路、双路双差分、A/D转换器、D/A转换器
36
TN433(微电子学、集成电路(IC))
2006-07-07(万方平台首次上网日期,不代表论文的发表时间)
共4页
326-329